SAE AS4113A-2017
Plan de Pruebas de Validación para los Controladores de Bus de Datos Multiplex Comando/Respuesta por División de Tiempo Digital

Estándar No.
SAE AS4113A-2017
Fecha de publicación
2017
Organización
SAE - SAE International
Ultima versión
SAE AS4113A-2017
Alcance
"Este plan de pruebas se divide en tres secciones principales para las pruebas de protocolo eléctrico y de ruido de los controladores de bus. General: este plan de pruebas de validación define los requisitos de prueba para verificar que el diseño de los controladores de bus cumple con los requisitos de MIL-STD-1553B. @ ""Bus de datos multiplex de comando/respuesta de división de tiempo digital."" Aplicación: Este es un plan de prueba general para cualquier primer artículo@ prototipo@ o controlador de bus de preproducción de ingeniería diseñado para cumplir con los requisitos de MIL-STD-1553B. Estos requisitos deberán se aplican al controlador de bus bajo test@ cuando se invoca en una especificación o declaración de trabajo. Este documento trata solo de las funciones del controlador de bus que se describen explícitamente en MIL-STD-1553B. Este documento no especifica pruebas que verifiquen la integridad de los datos de el subsistema al bus@ ni intenta abordar los requisitos de prueba del sistema".

SAE AS4113A-2017 Historia

  • 2017 SAE AS4113A-2017 Plan de Pruebas de Validación para los Controladores de Bus de Datos Multiplex Comando/Respuesta por División de Tiempo Digital
  • 2011 SAE AS4113-2011 PLAN DE PRUEBAS DE VALIDACIÓN PARA LOS CONTROLADORES DE BUS DE COMANDO/RESPUESTA DE DIVISIÓN DE TIEMPO DIGITAL MULTIPLEX DE DATOS
  • 1989 SAE AS4113-1989 Plan de Pruebas de Validación para los Controladores de Bus de Datos Multiplex Comando/Respuesta por División de Tiempo Digital



© 2023 Reservados todos los derechos.