IEEE Std 1800-2005
Estándar IEEE para SystemVerilog: lenguaje de verificación, especificación y diseño de hardware unificado

Estándar No.
IEEE Std 1800-2005
Fecha de publicación
2005
Organización
Institute of Electrical and Electronics Engineers (IEEE)
Estado
 2009-12
Remplazado por
IEEE Std 1800-2009
Ultima versión
IEEE Std 1800-2017
Alcance
Este estándar define los requisitos de protocolo de la interfaz de automatización/variador: protocolo de transporte para permitir que los dispositivos ADI SCSI compatibles interoperen. Los objetivos de ADT-2 son: a) proporcionar un método de interconexión de bajo costo entre un dispositivo de automatización y los dispositivos de transferencia de datos que residen dentro del cambiador de medios (ver SMC-3). Estandarizar esta interfaz de manera que se puedan agregar diferentes unidades de disco@ unidades de cinta@ unidades de medios ópticos@ y otros dispositivos SCSI a los cambiadores de medios conformes sin requerir modificaciones al hardware genérico del sistema; y b) prever la adición de características y funciones especiales mediante el uso de opciones específicas del proveedor. Se proporcionan áreas reservadas para una futura estandarización. El protocolo de interfaz incluye disposiciones para la conexión de dos puertos SCSI. Uno de estos puertos está diseñado para conectarse a un dispositivo cambiador de medios y funciona como puerto iniciador SCSI o como puerto iniciador SCSI y puerto de destino SCSI. El otro dispositivo está diseñado para conectarse a un dispositivo de tipo transporte de datos (es decir, una unidad de disco, una unidad de cinta o un dispositivo de medio óptico) y funciona como un puerto de destino SCSI o como puerto iniciador SCSI y puerto de destino SCSI. Este estándar define los atributos de transporte de una interfaz de automatización/accionamiento de entrada/salida para interconectar un dispositivo cambiador de medios conforme a un dispositivo de transporte de datos conforme. El conjunto de estándares SCSI especifica las interfaces@ funciones@ y operaciones necesarias para garantizar la interoperabilidad entre implementaciones SCSI conformes. Esta norma es una descripción funcional. Las implementaciones conformes pueden emplear cualquier técnica de diseño que no viole la interoperabilidad.

IEEE Std 1800-2005 Historia

  • 2018 IEEE Std 1800-2017 Estándar IEEE para SystemVerilog: lenguaje de verificación, especificación y diseño de hardware unificado
  • 2013 IEEE Std 1800-2012 Estándar IEEE para SystemVerilog: lenguaje de verificación, especificación y diseño de hardware unificado
  • 2009 IEEE Std 1800-2009 Estándar IEEE para SystemVerilog: lenguaje de verificación, especificación y diseño de hardware unificado - Redline
  • 2005 IEEE Std 1800-2005 Estándar IEEE para SystemVerilog: lenguaje de verificación, especificación y diseño de hardware unificado



© 2023 Reservados todos los derechos.