Este documento especifica la interfaz y el comportamiento de los paquetes VHDL-AMS para su uso en el modelado del comportamiento estadístico. Estos paquetes son útiles para definir la variación estadística de parámetros de componentes y subsistemas eléctricos, electrónicos y mecatrónicos. Estos luego se pueden utilizar con herramientas de simulación para analizar el rendimiento y la confiabilidad de los sistemas compuestos por estos componentes y subsistemas. Proporcionar una definición estándar de las interfaces del paquete y su comportamiento tiene como objetivo facilitar el intercambio de modelos entre los fabricantes de componentes y sistemas y el uso de diferentes herramientas de simulación CAE. El paquete estadístico SAE soporta el modelado estadístico de parámetros de diseño sujetos a tolerancias para diseños descritos utilizando los lenguajes VHDL o VHDL-AMS. El rendimiento de un diseño que utiliza este paquete para modelar las tolerancias de los parámetros se puede analizar mediante una simulación Monte Carlo, que consta de múltiples ejecuciones de simulación del diseño, cada una de las cuales se ejecuta con un conjunto diferente de valores de parámetros según sus distribuciones estadísticas. La simulación Monte Carlo arrojará una estimación del comportamiento del diseño sujeto a las tolerancias de los parámetros. Además, el paquete se puede utilizar para realizar un análisis de valor extremo de un diseño, es decir, un análisis que calcula el peor comportamiento del diseño. El paquete estadístico SAE no admite otras necesidades de modelado estadístico, por ejemplo, el modelado de estadísticas. variaciones de la llegada de eventos en una cola, o cualquier otra situación donde un valor exhibe un comportamiento estadístico durante una sola simulación.
SAE J2748-2006 Documento de referencia
IEEE 1076.1-1999 Extensiones de señal mixta y analógica VHDL (documento IEEE Computer Society)
SAE J2546-2002 Estándar de proceso de especificación del modelo
SAE J2748-2006 Historia
2006SAE J2748-2006 Paquetes de análisis estadístico VHDL-AMS